中金在线 > 市场 > 股市直播

|股市直播

IMW 2025:众多企业和专家分享新技术 三星勾勒存储未来发展路线图

智通kaiyun开云网站

|
  

智通kaiyun开云网站 APP 获悉,在近日举办的 “IMW 2025” 盛会上,三星电子详细阐述了下一代 DRAM 和 NAND 闪存的演变历程与未来挑战。回顾存储技术多年来的变迁,不论是 DRAM 还是 NAND 闪存,都正面临诸多阻碍其进一步发展的难题。在主题演讲中,三星表达了对探寻解决方案、推动技术持续进步的强烈期望。此次会议吸引了全球众多企业和专家参与,他们纷纷围绕 DRAM 和 NAND 的未来进行了丰富且深入的分享交流。例如,imec 首次公开纯金属栅极技术,助力 3D NAND 闪存将层间距缩小至 30nm 同时保障可靠性;铠侠则展示了其多级编码技术,为闪存高速随机存取带来新可能;应用材料公司也开发出了快速外延生长 3D NAND 的 Si 沟道技术。

  

在日前举办的“IMW 2025”上,三星电子关于下一代 DRAM 和下一代 NAND 闪存的演变。

  

在DRAM部分,三星首先回顾了DRAM单元多年来的演变。

  

在 1990 年代,平面 n 沟道 MOS FET 是单元选择晶体管(单元晶体管)的标准。然而,进入21世纪,短沟道效应和关断漏电流已变得无法忽视。一种在不缩短沟道长度的情况下使横向(水平)方向微型化的晶体管结构被设计出来并被用于DRAM单元晶体管。随着光刻技术的不断缩小,DRAM单元的面积可以不断缩小。

  

与此同时,DRAM 单元阵列布局在 2010 年代得到了改进。 DRAM单元的尺寸是根据设计规则(或最小加工尺寸)“F:特征尺寸”进行比较的。原则上,可能的最小单元是 2F(垂直尺寸)x 2F(水平尺寸)= 4F2,但这极难实现。

  

2010年代,通过改进DRAM单元阵列的布局,单元面积从传统的“8F2”缩小到“6F2”。即使加工尺寸相同,单元面积也减少了25%。这种“6F2”布局至今仍是大容量DRAM使用的标准。

  

图注:DRAM 单元的演变

  
加载全文
加载更多

精彩博文
×
Baidu
map